Mentor Graphics I/O Designer V2004 整合 Spac2 電路佈線診斷偵錯 英文版 --=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-= http://89.to --=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-= 軟體名稱:MentorGraphicsI/ODesignerV2004整合Spac2 語系版本:英文版 光碟片數:單片裝 破解說明:請使用\crack資料夾內序號產生器,即可完成安裝。 系統支援:WindowsXP/2003/(以官方網站為準) 軟體類型:電路佈線診斷偵錯 更新日期:2008.01.01 相關網址:http://www.mentor.com 中文網站:http://xyz2009.net 軟體簡介:(以官方網站為準) --=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-= 今天宣佈推出I/ODesignerTM,這是一款為現場可編程閘陣列(FPGA)和印刷電路板的 協作型晶片-板卡設計提供便利條件的新型解決方案。作為Mentor公司不斷努力支持電 子公司充分運用PCB和FPGA技術的最新進步成果的一部分,這款獨特的解決方案允許在 將複雜FPGA實施進入印刷電路板的流程中實現雙向溝通和資料管理。在產品個案研究 中,通過協作管理FPGA和PCB設計,I/ODesigner允許用戶縮短印刷電路板線路總長度 15%以上,從而可以減少佈線層面,顯著縮短設計時間,優化系統性能並降低產品製造 成本。    MentroGraphics公司系統設計部副總裁兼總經理HenryPotts說:“作為業界唯一在 PCB和FPGA設計領域都掌握專門技術的EDA工具提供商,MentorGraphics率先提供解 決方案將以往各自分離的設計流程集成在一起。I/ODesigner允許PCB設計人員在設 計流程中及早介入更多控制,確保整個系統設計團隊能夠發揮最大生產效率。 集成FPGA和PCB設計流程已經不再僅僅是一種提高效能的重要方式──它已經成為確保 系統性能和降低產品成本的必要條件。”    集成式晶片-板卡設計 I/ODesigner解決方案是專為FPGA和PCB協作設計提供的,它在這兩種獨特的設計環境 之間架起了橋樑,自動執行將當前高管腳數、高速度FPGA實施進入複雜印刷電路板所 必需的各種流程。I/ODesigner首先從FPGA的早期硬體描述語言(HDL)的描述開始, 其自動的原理圖符號生成功能為PCB設計人員提供了在PCB設計中用來表示FPGA的原理 圖符號。然後,I/ODesigner通過下列方式逐漸增加並雙向管理FPGA上的管腳分配: *在引導式FPGA庫環境中採用圖形方式將各種信號分配給指定的管腳; *約束綜合前管腳映射,實現FGPA和PCB優化互聯; *將允許的FPGA管腳交換傳遞給PCB解決方案; *在FPGA和PCB解決方案之間同步開展管腳引線分配,迅速完成時序閉合和佈線; *在PCB和FPGA解決方案之間溝通傳達約束條件; *允許設計人員針對PCB佈局設計優化其I/O設計。 --=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=